# NI PXI/PCI-6561/6562 Specifications

#### 100/200 MHz Digital Waveform Generator/Analyzer

このドキュメントには、日本語ページも含まれています。

This document provides the specifications for the NI PXI/PCI-6561 (NI 6561) and the NI PXI/PCI-6562 (NI 6562), collectively called the NI 656x.

Typical values are representative of an average unit operating at room temperature. Specifications are subject to change without notice. For the most recent NI 656x specifications, visit ni.com/manuals.

To access the NI 656x documentation, including the *NI Digital Waveform Generator/Analyzer Getting Started Guide*, which contains functional descriptions of the NI 656x signals, navigate to **Start»All Programs**» **National Instruments»NI-HSDIO»Documentation**.



**Caution** If the NI 656x has been in use, it may exceed safe handling temperatures and cause burns. Allow the NI 656x to cool before removing it from the chassis.

#### **Contents**

| Channel Specifications                                   | . 2  |
|----------------------------------------------------------|------|
| Generation Channels (Data, DDC CLK OUT, and PFI <03>)    | . 3  |
| Acquisition Channels (Data, STROBE, and PFI <03>)        | . 4  |
| Timing Specifications                                    | . 5  |
| Sample Clock                                             | . 5  |
| Generation Timing (Data, DDC CLK OUT,                    |      |
| and PFI <03> Channels)                                   | . 7  |
| Acquisition Timing (Data, STROBE, and PFI <03> Channels) | . 12 |
| CLK IN (SMB Jack Connector)                              | . 16 |
| STROBE (DDC Connector)                                   | . 17 |
| PXI_STAR (PXI Backplane)                                 | . 18 |
| CLK OUT (SMB Jack Connector)                             | . 18 |
| DDC CLK OUT LVDS (DDC Connector)                         | . 19 |
| DDC CLK OUT LVPECL (DDC Connector)                       | . 19 |
| Reference Clock (PLL)                                    | . 20 |



| Waveform Specifications                                  | 21 |
|----------------------------------------------------------|----|
| Memory and Scripting                                     |    |
| Triggers (Inputs to the NI 656x)                         |    |
| Events (Generated from the NI 656x)                      |    |
| Miscellaneous                                            |    |
| Power                                                    | 26 |
| Software                                                 |    |
| Environment                                              | 28 |
| Safety, Electromagnetic Compatibility, and CE Compliance |    |
| Physical Specifications                                  |    |

# **Channel Specifications**

| Specification                                                        |                     | Va          | lue         |                                      | Comments                                                                           |
|----------------------------------------------------------------------|---------------------|-------------|-------------|--------------------------------------|------------------------------------------------------------------------------------|
| Number of data channels                                              | 16                  |             |             |                                      | _                                                                                  |
| Direction                                                            | Single Data R       | ate (SDR)   | Double Data | Rate (DDR)                           | Using SDR,                                                                         |
| control of data<br>channels                                          | Data<015>           | Per channel | Data<07>    | Dedicated<br>for data<br>generation  | data is clocked<br>using the<br>rising or<br>falling edge of                       |
|                                                                      |                     |             | Data<815>   | Dedicated<br>for data<br>acquisition | the Sample clock. Using DDR, data is clocked using both edges of the Sample clock. |
| Number of<br>Programmable<br>Function<br>Interface (PFI)<br>channels | 4                   |             |             |                                      | Refer to the Waveform Specifications section for more details.                     |
| Direction<br>control of PFI<br>channels                              | Per channel         |             |             |                                      | _                                                                                  |
| Number of clock terminals                                            | 3 input<br>3 output |             |             |                                      | Refer to the <i>Timing Specifications</i> section for more details.                |

### Generation Channels (Data, DDC CLK OUT, and PFI <0..3>)

| Specification                                        |                                                                                                                                                                                                                                          |             |        | Va                             | llue                        |                               |                     |                         | Comments                |
|------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|--------|--------------------------------|-----------------------------|-------------------------------|---------------------|-------------------------|-------------------------|
| Generation<br>voltage<br>families                    | Data < 01 PFI < 1 DDC CI OUT LV  LVDS                                                                                                                                                                                                    | 2>,<br>LK   | L      | OC CLK<br>OUT<br>VPECL<br>PECL | PFI 0                       |                               | LVE<br>LVC<br>(soft | PFI 3 DS or CMOS tware  |                         |
| Generation                                           |                                                                                                                                                                                                                                          | Offset      | (V)    | <u> </u>                       | Differe                     | ntial                         |                     | ge (V <sub>od</sub> )   | Into 100 Ω              |
| voltage levels (LVDS)                                | Min                                                                                                                                                                                                                                      |             | yp     | Max                            | Min                         | 1                             | yp                  | Max                     | differential load, TIA/ |
| (LVD3)                                               | 1.125 V                                                                                                                                                                                                                                  | 1.22        | 20 V   | 1.375 V                        | 247 mV                      | 305                           | mV                  | 454 mV                  | EIA-644<br>compliant    |
| Generation                                           | Low Voltage Levels High Voltage Levels                                                                                                                                                                                                   |             |        | evels                          | _                           |                               |                     |                         |                         |
| voltage levels<br>(LVCMOS)                           |                                                                                                                                                                                                                                          | Max Min     |        |                                |                             |                               |                     |                         |                         |
|                                                      |                                                                                                                                                                                                                                          | 0.2         |        |                                |                             |                               | 8 V                 |                         |                         |
| Generation voltage levels                            | Single E                                                                                                                                                                                                                                 | nded        | Outp   | out High                       | Single Ended Output Low     |                               | Into open load.     |                         |                         |
| (LVPECL)                                             | Min                                                                                                                                                                                                                                      |             |        | Max                            | Min                         |                               |                     | Max                     | load.                   |
|                                                      | 2.16 V                                                                                                                                                                                                                                   |             | 2.50   | V                              | 1.38 V                      |                               | 1.72                | V                       |                         |
| Output impedance                                     |                                                                                                                                                                                                                                          | LV          | DS     |                                | LVC                         | CMOS                          | S/LVF               | PECL                    | Nominal                 |
| impedance                                            | 100                                                                                                                                                                                                                                      | Ω di        | fferen | tial                           |                             | 50 Ω                          | series              | 3                       |                         |
| Data channel<br>driver enable/<br>disable<br>control | Per chann                                                                                                                                                                                                                                | Per channel |        |                                |                             |                               |                     | Software-<br>selectable |                         |
| Channel                                              | Drivers disabled, $100 \Omega$ differential impedance                                                                                                                                                                                    |             |        |                                |                             |                               | PFI 3               |                         |                         |
| power-on<br>state                                    | Data channels have a weak pull-up resistor (300 k $\Omega$ ), internal to the I/0 buffer, to 3.3 V. This internal pull-up resistor is a fail-safe mechanism intended to set a known state when the receiver circuit is not being driven. |             |        |                                |                             | powers up<br>in LVDS<br>mode. |                     |                         |                         |
| Output protection                                    |                                                                                                                                                                                                                                          |             |        |                                | stain a shor<br>ted from up |                               |                     |                         | _                       |

### Acquisition Channels (Data, STROBE, and PFI < 0..3 >)

| Specification                    | Va                                                                                                                                                                                                                                       | lue                    |                                                | Comments         |  |
|----------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------|------------------------------------------------|------------------|--|
| Acquisition voltage              | Data <015>, PFI <12><br>and STROBE                                                                                                                                                                                                       | PFI 0                  | PFI 3                                          | _                |  |
| families                         | LVDS                                                                                                                                                                                                                                     | LVCMOS                 | LVDS or<br>LVCMOS<br>(software-<br>selectable) |                  |  |
| Acquisition                      | Voltage Threshold                                                                                                                                                                                                                        | Voltage                | e Range                                        | TIA/EIA-644      |  |
| voltage levels (LVDS)            | Max <sup>1</sup>                                                                                                                                                                                                                         | Min                    | Max                                            | compliant        |  |
|                                  | ±50 mV                                                                                                                                                                                                                                   | 0 V                    | 2.4 V                                          |                  |  |
| Acquisition                      | Low Voltage Threshold                                                                                                                                                                                                                    | High Voltage Threshold |                                                | _                |  |
| voltage levels (LVCMOS)          | Max                                                                                                                                                                                                                                      | Min                    |                                                |                  |  |
|                                  | 0.8 V                                                                                                                                                                                                                                    | 2 V                    |                                                |                  |  |
| Input                            | LVDS                                                                                                                                                                                                                                     | LVC                    | MOS                                            | PFI 3 powers     |  |
| impedance                        | $100 \Omega$ differential                                                                                                                                                                                                                | 10                     | kΩ                                             | up in LVDS mode. |  |
|                                  | Data channels have a weak pull-up resistor (300 k $\Omega$ ), internal to the I/O buffer, to 3.3 V. This internal pull-up resistor is a fail-safe mechanism intended to set a known state when the receiver circuit is not being driven. |                        |                                                |                  |  |
| Input protection                 | Each channel can indefinitely s between 0 and 5 V and is prote                                                                                                                                                                           | _                      |                                                |                  |  |
| <sup>1</sup> The device under to | est must supply more than 50 mV of diffe                                                                                                                                                                                                 | erential voltage.      |                                                |                  |  |

## **Timing Specifications**

### Sample Clock

| Specification                                | Value                                                                                                                                                                                                                           | Comments                                                                                  |
|----------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------|
| Sample clock<br>sources                      | On Board Clock (internal voltage-controlled crystal oscillator (VCXO) with divider)     CLK IN (SMB jack connector)     PXI_STAR (PXI backplane—PXI only)     STROBE (Digital Data & Control (DDC) connector; acquisition only) | _                                                                                         |
| On Board<br>Clock<br>frequency<br>range      | NI 6561: 48 Hz to 100 MHz<br>Configurable to 200 MHz/ $N$ ; $2 \le N \le 4,194,304$<br>NI 6562: 48 Hz to 200 MHz<br>Configurable to 200 MHz/ $N$ ; $1 \le N \le 4,194,304$                                                      | _                                                                                         |
| CLK IN<br>frequency<br>range                 | NI 6561: 20 kHz to 100 MHz NI 6562: 20 kHz to 200 MHz                                                                                                                                                                           | Refer to the CLK IN (SMB Jack Connector) section for restrictions based on waveform type. |
| PXI_STAR<br>frequency<br>range<br>(PXI only) | 48 Hz to 70 MHz                                                                                                                                                                                                                 | Refer to the PXI_STAR (PXI Backplane) section.                                            |
| STROBE<br>frequency<br>range                 | NI 6561: 48 Hz to 100 MHz<br>NI 6562: 48 Hz to 200 MHz                                                                                                                                                                          | Refer to the STROBE (DDC Connector) section.                                              |

| Specification                                              | Va                                                                                                                                       | lue                                                                                                         | Comments                                              |
|------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|
| Sample clock<br>relative delay<br>adjustment<br>range      | 0 to 1 Sample clock period                                                                                                               |                                                                                                             | You can apply<br>a delay or<br>phase<br>adjustment to |
| Sample clock<br>relative delay<br>adjustment<br>resolution | 10 ps                                                                                                                                    | the On Board<br>Clock to align<br>multiple<br>devices.                                                      |                                                       |
| Exported<br>Sample clock<br>destinations                   | 1. DDC CLK OUT (DDC con  Note: Selecting DDC CLK OU internal Sample clock to the DI CLK OUT LVPECL terminals.  2. CLK OUT (SMB jack conn | Internal Sample clocks with sources other than STROBE can be exported.                                      |                                                       |
| Exported                                                   | Frequency Range                                                                                                                          | Delay Range                                                                                                 | Supported                                             |
| Sample clock<br>delay                                      | 25 to <50 MHz                                                                                                                            | 0.0 to 1.0 Sample clock periods; Refer to Figure 1, Valid Data Position Delay Ranges, for more information. | for clock<br>frequencies<br>≥25 MHz                   |
|                                                            | 50 MHz to max clock frequency                                                                                                            | 0.0 to 1.0 Sample clock periods                                                                             |                                                       |
|                                                            | 1/256 of Sample clock period of                                                                                                          | or 60 ps, whichever is greater                                                                              | Supported<br>for clock<br>frequencies<br>≥25 MHz      |
| Exported                                                   | Period Jitter                                                                                                                            | Cycle-to-Cycle Jitter                                                                                       | Typical; using                                        |
| Sample clock jitter                                        | 19 ps <sub>rms</sub>                                                                                                                     | 29 ps <sub>rms</sub>                                                                                        | On Board<br>Clock                                     |
| Exported<br>Sample clock<br>transition time                | 1 ns                                                                                                                                     |                                                                                                             | _                                                     |
| Exported<br>Sample clock<br>duty cycle                     | 47 to 53%                                                                                                                                | _                                                                                                           | _                                                     |



Figure 1. Valid Data Position Delay Ranges

#### Generation Timing (Data, DDC CLK OUT, and PFI <0..3> Channels)

| Specification               | Value                                 |                                        |         |                             | Comments              |
|-----------------------------|---------------------------------------|----------------------------------------|---------|-----------------------------|-----------------------|
| Data                        | Typical                               |                                        | Max     |                             | Across all data       |
| channel-to-<br>channel skew | ±215 ps                               |                                        | ±500 ps |                             | channels and PFI <12> |
| Maximum data                | Single Data                           | Data Rate (SDR) Double Data Rate (DDR) |         |                             | _                     |
| channel toggle rate         | NI 6561                               | NI 6562                                | NI 6561 | NI 6562                     |                       |
|                             | 50 MHz                                | 100 MHz                                | 100 MHz | 200 MHz                     |                       |
| Data position modes         | Rising edge, Falling edge, or Delayed |                                        |         | Relative to<br>Sample clock |                       |

| Specification                                                                                          | V                             | Comments                                                                                                                               |                                                  |
|--------------------------------------------------------------------------------------------------------|-------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------|
|                                                                                                        | Frequency Range               | Delay Range                                                                                                                            | Supported                                        |
|                                                                                                        | 25 to 50 MHz                  | 0.0 to 1.0 Sample clock<br>periods;<br>Refer to Figure 1, <i>Valid Data</i><br><i>Position Delay Ranges</i> , for<br>more information. | for clock<br>frequencies<br>≥25 MHz              |
|                                                                                                        | 50 MHz to max clock frequency | 0.0 to 1.0 Sample clock periods                                                                                                        |                                                  |
| $\begin{array}{c} \text{Generation} \\ \text{data delay} \\ \text{resolution } (\delta_G) \end{array}$ | 1/256 of Sample clock period  | or 60 ps, whichever is greater                                                                                                         | Supported<br>for clock<br>frequencies<br>≥25 MHz |



Figure 2. Eye Diagram<sup>1</sup>

 $<sup>^1</sup>$  This eye diagram was captured on DIO 0 (200 MHz clock rate in DDR mode) at room temperature into 100  $\Omega$  differential terminating resistance.

| Specification                                                                |                     | V                                                        | alue              |                                       | Comments                                                                    |  |
|------------------------------------------------------------------------------|---------------------|----------------------------------------------------------|-------------------|---------------------------------------|-----------------------------------------------------------------------------|--|
| Datatransition time                                                          |                     | 1 ns maximum Transition time could be as fast as 610 ps. |                   |                                       |                                                                             |  |
| PFI transition time                                                          | PFI 0               | PFI <12>                                                 | PFI 3<br>(LVCMOS) | PFI 3 (LVDS)                          | Typical.<br>20 to 80%                                                       |  |
|                                                                              | 6 ns                | 2.5 ns                                                   | 6 ns              | 4.2 ns                                | transitions.                                                                |  |
| Exported<br>Sample clock<br>offset (t <sub>CO</sub> )                        | 1.6 ns              |                                                          |                   |                                       | Refer to Figure 3, Generation Provided Setup and Hold Times Timing Diagram. |  |
| Time delay from internal Sample clock to DDC Connector (t <sub>SCDDC</sub> ) | 5.8 ns              |                                                          |                   |                                       | Typical.                                                                    |  |
| Exported                                                                     | LVDS                | (t <sub>CPD</sub> )                                      | LVCM              | OS (t <sub>CPS</sub> )                | Typical.                                                                    |  |
| Sample clock<br>offset to<br>selectable PFI                                  | 2 ns                |                                                          | 3.45 ns           |                                       |                                                                             |  |
| Generation provided setup                                                    |                     | Provided<br>me (t <sub>SUP</sub> )                       |                   | n Provided<br>Sime (t <sub>HP</sub> ) | Exported<br>Sample clock                                                    |  |
| and hold times                                                               | 1 t 2 2 no 1 1 1 no |                                                          |                   |                                       | mode set to Noninverted.                                                    |  |

Compare the setup and hold times from the datasheet of your device under test (DUT) to the values in the preceding table. The provided setup and hold times must be greater than the setup and hold times required for the DUT. If you require more setup time, configure your exported Sample clock mode as Inverted and/or delay your data relative to the Sample clock.

Refer to Figure 3, *Generation Provided Setup and Hold Times Timing Diagram*, for a diagram illustrating the relationship between the exported Sample clock mode and the provided setup and hold times.

**Notes**: This table assumes the Data Position is set to the rising edge of the Sample clock and that the Sample clock is exported to the DDC connector.

This table includes worst-case effects of channel-to-channel skew, inter-symbol interference, and jitter.



Figure 3. Generation Provided Setup and Hold Times Timing Diagram



Figure 4. Generation Timing Diagram<sup>1</sup>

<sup>&</sup>lt;sup>1</sup> SDR mode generation shown.

### Acquisition Timing (Data, STROBE, and PFI <0..3> Channels)

| Specification                                                                                    |                                                                                                                                                                                        | Va                | alue    |         | Comments                                                                                  |
|--------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|---------|---------|-------------------------------------------------------------------------------------------|
| Channel-to-                                                                                      | $f \ge 25 \text{ MHz}$ $f < 25 \text{ MHz}$                                                                                                                                            |                   |         | 5 MHz   | Across all                                                                                |
| channel skew                                                                                     | Тур                                                                                                                                                                                    | Max               | Тур     | Max     | data channels and                                                                         |
|                                                                                                  | ±330 ps                                                                                                                                                                                | ±600 ps           | ±600 ps | ±1.2 ns | PFI<12>                                                                                   |
| Data position modes                                                                              | Rising edge, Fa                                                                                                                                                                        | alling edge, or D | elayed  |         | Relative to<br>Sample clock                                                               |
| Setup time to<br>STROBE<br>(t <sub>SUS</sub> )                                                   | $f \ge 25$ MHz = 1.1 ns<br>f < 25 MHz = 1.8 ns<br><b>Note</b> : At 25 MHz and higher, STROBE duty cycle is corrected to 50% while maintaining rising edge placement.                   |                   |         |         | Maximum;<br>includes<br>maximum<br>data<br>channel-to-<br>channel skew                    |
| Hold time to<br>STROBE (t <sub>HS</sub> )                                                        | $f \ge 25 \text{ MHz} = 0.8 \text{ ns}$<br>f < 25  MHz = 2.1  ns<br><b>Note</b> : At 25 MHz and higher, STROBE duty cycle is corrected to 50% while maintaining rising edge placement. |                   |         |         | Maximum;<br>includes<br>maximum<br>data<br>channel-to-<br>channel skew                    |
| Time delay<br>from DDC<br>connector data<br>to internal<br>Sample clock<br>(t <sub>DDCSC</sub> ) | $f \ge 25 \text{ MHz} = 3$ $f < 25 \text{ MHz} = 6$                                                                                                                                    |                   |         |         | Typical                                                                                   |
| Setup time to<br>Sample clock<br>(t <sub>SUSC</sub> )                                            | $f \ge 25 \text{ MHz} = 0.9 \text{ ns}$<br>f < 25  MHz = 1.9  ns                                                                                                                       |                   |         |         | Does not include data channel-to-channel skew, t <sub>DDCSC</sub> , or t <sub>SCDDC</sub> |
| Hold time to<br>Sample clock<br>(t <sub>HSC</sub> )                                              | $f \ge 25 \text{ MHz} = -6$ $f < 25 \text{ MHz} = -6$                                                                                                                                  |                   |         |         | Does not include data channel-to-channel skew, t <sub>DDCSC</sub> , or t <sub>SCDDC</sub> |

| Specification           | Va                             | lue                                                                                                                                    | Comments                                         |
|-------------------------|--------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------|
| Acquisition             | Frequency Range                | Delay Range                                                                                                                            | Supported                                        |
| data delay $(\delta_A)$ | 25 to <50 MHz                  | 0.0 to 1.0 Sample clock<br>periods;<br>Refer to Figure 1, <i>Valid Data</i><br><i>Position Delay Ranges</i> , for<br>more information. | for clock<br>frequencies<br>≥25 MHz              |
|                         | 50 MHz to max clock frequency  | 0.0 to 1.0 Sample clock period                                                                                                         |                                                  |
|                         | 1/256 of Sample clock period o | r 60 ps, whichever is greater                                                                                                          | Supported<br>for clock<br>frequencies<br>≥25 MHz |



Figure 5. Acquisition Data Delay Normalized Linearity



Figure 6. Acquisition Timing Diagram Using STROBE as the Sample Clock<sup>1</sup>

<sup>&</sup>lt;sup>1</sup> SDR mode acquisition shown.



Figure 7. Acquisition Timing Diagram with Sample Clock Sources Other than STROBE1

<sup>&</sup>lt;sup>1</sup> SDR mode acquisition shown.

### **CLK IN (SMB Jack Connector)**

| Specification                        |                  | Comments                                                                                  |                               |                               |                         |  |
|--------------------------------------|------------------|-------------------------------------------------------------------------------------------|-------------------------------|-------------------------------|-------------------------|--|
| Direction                            | Input into dev   | ice                                                                                       |                               |                               |                         |  |
| Destinations                         |                  | <ol> <li>Reference clock (for the phase lock loop (PLL))</li> <li>Sample clock</li> </ol> |                               |                               |                         |  |
| Input coupling                       | AC               |                                                                                           |                               |                               | _                       |  |
| Input protection                     | ±10 VDC          |                                                                                           |                               |                               | _                       |  |
| Input impedance                      | 50 Ω (default)   | ) or 1 kΩ                                                                                 |                               |                               | Software-<br>selectable |  |
| Minimum<br>detectable<br>pulse width | 2 ns             |                                                                                           |                               |                               | _                       |  |
| Clock requirements                   | Clock must be    | Clock must be continuous.                                                                 |                               |                               |                         |  |
| As Sample Clo                        | ck               |                                                                                           |                               |                               |                         |  |
| External                             | Square Waves     |                                                                                           |                               |                               | _                       |  |
| Sample clock range                   | Voltage<br>range | 0.65 to 5.0 V <sub>pp</sub>                                                               |                               |                               |                         |  |
|                                      | Frequency        | NI 6561: 20 kHz                                                                           |                               |                               |                         |  |
|                                      | range            | NI 6562: 20 kHz                                                                           |                               |                               |                         |  |
|                                      | Duty cycle range |                                                                                           |                               |                               |                         |  |
|                                      |                  |                                                                                           |                               |                               |                         |  |
|                                      | Voltage<br>range |                                                                                           |                               |                               |                         |  |
|                                      | Frequency range  | NI 6561:<br>5.5 to<br>100 MHz                                                             | NI 6561:<br>3.5 to<br>100 MHz | NI 6561:<br>1.8 to<br>100 MHz |                         |  |
|                                      |                  | NI 6562:<br>5.5 to<br>200 MHz                                                             | NI 6562:<br>3.5 to<br>200 MHz | NI 6562:<br>1.8 to<br>200 MHz |                         |  |

| Specification                            | Value                       | Comments |
|------------------------------------------|-----------------------------|----------|
| As Reference (                           | Clock                       |          |
| Reference<br>clock<br>frequency<br>range | 10 MHz ±50 ppm              |          |
| Reference<br>clock voltage<br>range      | 0.65 to 5.0 V <sub>pp</sub> | _        |
| Reference<br>clock duty<br>cycle         | 25 to 75%                   | _        |

### STROBE (DDC Connector)

| Value                                                                                                                                                                                                                                         | Comments                                                                                                                                                                                                                                                                                                          |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Input into device                                                                                                                                                                                                                             | _                                                                                                                                                                                                                                                                                                                 |
| Sample clock (acquisition only)                                                                                                                                                                                                               | _                                                                                                                                                                                                                                                                                                                 |
| NI 6561: 48 Hz to 100 MHz                                                                                                                                                                                                                     | _                                                                                                                                                                                                                                                                                                                 |
| <b>NI 6562</b> : 48 Hz to 200 MHz                                                                                                                                                                                                             |                                                                                                                                                                                                                                                                                                                   |
| NI 6561: 25 to 75% for clock frequencies <50 MHz                                                                                                                                                                                              | _                                                                                                                                                                                                                                                                                                                 |
| NI 6562: 40 to 60% for clock frequencies ≥50 MHz                                                                                                                                                                                              |                                                                                                                                                                                                                                                                                                                   |
| 25 to 75% for clock frequencies <50 MHz                                                                                                                                                                                                       |                                                                                                                                                                                                                                                                                                                   |
| 2 ns                                                                                                                                                                                                                                          | _                                                                                                                                                                                                                                                                                                                 |
| Clock must be continuous.                                                                                                                                                                                                                     | _                                                                                                                                                                                                                                                                                                                 |
| $100~\Omega$ differential Data channels have a weak pull-up resistor (300 k $\Omega$ ), internal to the I/O buffer, to 3.3 V. This internal pull-up resistor is a fail-safe mechanism intended to set a known state when the receiver circuit | _                                                                                                                                                                                                                                                                                                                 |
|                                                                                                                                                                                                                                               | Input into device  Sample clock (acquisition only)  NI 6561: 48 Hz to 100 MHz  NI 6562: 48 Hz to 200 MHz  NI 6561: 25 to 75% for clock frequencies <50 MHz  NI 6562: 40 to 60% for clock frequencies ≥50 MHz  25 to 75% for clock frequencies <50 MHz  2 ns  Clock must be continuous.  Clock must be continuous. |

#### PXI\_STAR (PXI Backplane)

| Specification                  | Value                                                                                                                                                                                                                                                                               | Comments |
|--------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| Direction                      | Input into device                                                                                                                                                                                                                                                                   | _        |
| Destinations                   | <ol> <li>Sample clock</li> <li>Start trigger</li> <li>Reference trigger (acquisition sessions only)</li> <li>Advance trigger (acquisition sessions only)</li> <li>Pause trigger (generation sessions only)</li> <li>Script trigger &lt;03&gt; (generation sessions only)</li> </ol> |          |
| PXI_STAR<br>frequency<br>range | 48 Hz to 70 MHz                                                                                                                                                                                                                                                                     |          |
| Clock requirements             | Clock must be continuous.                                                                                                                                                                                                                                                           | _        |

### **CLK OUT (SMB Jack Connector)**

| Specification         | Value                                                     | Comments |
|-----------------------|-----------------------------------------------------------|----------|
| Direction             | Output from device                                        | _        |
| Sources               | Sample clock (excluding STROBE)     Reference clock (PLL) | _        |
| Output impedance      | 50 Ω nominal                                              | _        |
| Voltage<br>families   | LVCMOS                                                    | _        |
| Maximum drive current | 32 mA                                                     | _        |

### **DDC CLK OUT LVDS (DDC Connector)**

| Specification       |                           |                                                                                                                                                                      | Va      | alue                            |        |        | Comments                  |
|---------------------|---------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|---------------------------------|--------|--------|---------------------------|
| Direction           | Output fr                 | om device                                                                                                                                                            |         |                                 |        |        | _                         |
| Sources             | Note: Exp                 | Note: Exporting the internal Sample clock to DDC CLK OUT in software will export the internal Sample clock to the DDC CLK OUT LVDS and DDC CLK OUT LVPECL terminals. |         |                                 |        |        |                           |
| Voltage<br>families | LVDS                      |                                                                                                                                                                      |         |                                 |        |        | _                         |
| Voltage             | Offset (Vos)              |                                                                                                                                                                      |         | Differential Voltage $(V_{od})$ |        |        | Into 100 Ω                |
| levels              | Min                       | Тур                                                                                                                                                                  | Max     | Min                             | Тур    | Max    | differential load,        |
|                     | 1.125 V                   | 1.220 V                                                                                                                                                              | 1.375 V | 247 mV                          | 305 mV | 454 mV | TIA/EIA-<br>644 compliant |
| Transition time     | 1 ns                      |                                                                                                                                                                      |         |                                 |        |        | _                         |
| Output impedance    | $100~\Omega$ differential |                                                                                                                                                                      |         |                                 |        | _      |                           |
| Output protection   |                           |                                                                                                                                                                      |         | ustain a sho                    |        |        | _                         |

### **DDC CLK OUT LVPECL (DDC Connector)**

| Specification       | Value                                                                                                                                                                |        |        |        | Comments                                |  |
|---------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|--------|--------|-----------------------------------------|--|
| Direction           | Output from de                                                                                                                                                       | evice  |        |        | _                                       |  |
| Source              | Note: Exporting the internal Sample clock to DDC CLK OUT in software will export the internal Sample clock to the DDC CLK OUT LVDS and DDC CLK OUT LVPECL terminals. |        |        |        | STROBE cannot be routed to DDC CLK OUT. |  |
| Voltage<br>families | LVPECL                                                                                                                                                               | LVPECL |        |        |                                         |  |
| Voltage levels      | Single-Ended Output High Single-Ended Output Low                                                                                                                     |        |        |        | Into open load                          |  |
|                     | Min Max Min Max                                                                                                                                                      |        |        |        |                                         |  |
|                     | 2.16 V                                                                                                                                                               | 2.50 V | 1.38 V | 1.72 V |                                         |  |

| Specification     | Value                                                                                                                  | Comments                                |
|-------------------|------------------------------------------------------------------------------------------------------------------------|-----------------------------------------|
| Transition time   | 1 ns                                                                                                                   | _                                       |
| Output impedance  | $50~\Omega$ source series nominal                                                                                      | Series<br>impedance on<br>each polarity |
| Output protection | This terminal can indefinitely sustain a short to any voltage between 0 and 5 V and is protected from up to 15 kV ESD. | _                                       |

### Reference Clock (PLL)

| Specification                          | Value                                                                                                                                                                                 | Comments                                                 |
|----------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------|
| Reference clock sources                | <ol> <li>PXI_CLK10 (PXI backplane—PXI only)</li> <li>RTSI 7 (PCI only)</li> <li>CLK IN (SMB jack connector)</li> <li>None (onboard clock source not locked to a reference)</li> </ol> | Provides the reference frequency for the phase lock loop |
| Lock time                              | 400 ms                                                                                                                                                                                | Typical                                                  |
| Reference clock frequencies            | 10 MHz ±50 ppm                                                                                                                                                                        | _                                                        |
| Reference<br>clock duty<br>cycle range | 25 to 75%                                                                                                                                                                             | _                                                        |
| Reference clock destinations           | CLK OUT (SMB jack connector)                                                                                                                                                          | _                                                        |

## **Waveform Specifications**

#### **Memory and Scripting**

| Specification          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  | Comments |  |
|------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|----------|--|
| Memory<br>architecture | The NI 656x uses th (SMC) technology is onboard memory. Particularly instructions, maximum number of samples of flexible and user-defined and user-defined in the sample of the samples of the sample of the sam | Refer to the Onboard Memory section in the NI Digital Waveform Generator/ Analyzer Help for more information.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |          |  |
| Onboard<br>memory size | 2 Mbit/channel<br>(for generation<br>sessions)  2 Mbit/channel<br>(for acquisition<br>sessions)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | or generation (for generation sessions) (for generation sessions)  Mbit/channel 16 Mbit/channel 128 Mbit/channel (for acquisition (for acquisition for acquisition (for acquisition for acquisition for acquisition (for acquisition for acqui |  |          |  |
| Generation<br>modes    | Single-waveform n Generate a single waveforms are gene Script triggers.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | _                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |  |          |  |

| Specification                          |                                                   | Comments                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                   |                                                                                                                                |  |
|----------------------------------------|---------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|--------------------------------------------------------------------------------------------------------------------------------|--|
| Generation<br>minimum<br>waveform size |                                                   | Sampl<br>200 MHz                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | le Rate           | Sample rate dependent. Increasing                                                                                              |  |
| waveform size                          | Configuration                                     | (NI 6562 only)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 100 MHz           | sample rate                                                                                                                    |  |
|                                        | Single waveform                                   | 4 S                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 4 S               | increases<br>minimum                                                                                                           |  |
|                                        | Continuous<br>waveform                            | 64 S                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 32 S              | waveform size requirement.                                                                                                     |  |
|                                        | Stepped sequence                                  | 256 S                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 128 S             | Forinformation                                                                                                                 |  |
|                                        | Burst sequence                                    | 1,024 S                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 512 S             | on these configurations,                                                                                                       |  |
|                                        | <b>Note:</b> Waveform qua<br>8-bit data width (DI | antum and block size (DR mode).                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | double when using | refer to Common Scripting Use Cases in the NI Digital Waveform Generator/ Analyzer Help.                                       |  |
| Generation finite repeat count         | 1 to 16,777,216                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                   | _                                                                                                                              |  |
| Generation<br>waveform<br>quantum      |                                                   | t be an integer multiple<br>antum and block size on the block size of |                   | Regardless of<br>waveform size,<br>NI-HSDIO<br>allocates<br>waveforms<br>into block<br>sizes of 64 S<br>of physical<br>memory. |  |
| Acquisition minimum record size        | 1 S                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                   | Regardless of<br>waveform size,<br>NI-HSDIO<br>allocates at<br>least 128 bytes<br>for a record.                                |  |
| Acquisition record quantum             | 1 S                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                   | _                                                                                                                              |  |

| Specification                                                        | Value               | Comments                                                                                               |
|----------------------------------------------------------------------|---------------------|--------------------------------------------------------------------------------------------------------|
| Acquisition<br>maximum<br>number of<br>records                       | 2,147,483,647       | The maximum value varies based on the memory size of your device and memory consumed by saved scripts. |
| Acquisition<br>number of<br>pre-Reference<br>trigger<br>samples      | 0 up to full record |                                                                                                        |
| Acquisition<br>number of<br>post-<br>Reference<br>trigger<br>samples | 0 up to full record | _                                                                                                      |

### Triggers (Inputs to the NI 656x)

| Specification | Value                                                                     | Comments |
|---------------|---------------------------------------------------------------------------|----------|
| Trigger types | 1. Start trigger                                                          | _        |
|               | 2. Pause trigger                                                          |          |
|               | 3. Script trigger <03> (generation sessions only)                         |          |
|               | 4. Reference trigger (acquisition sessions only)                          |          |
|               | 5. Advance trigger (acquisition sessions only)                            |          |
| Sources       | 1. PFI 0 (SMB jack connector)                                             | _        |
|               | 2. PFI <13> (DDC connector)                                               |          |
|               | 3. PXI_TRIG<07> (PXI backplane—PXI only)/<br>RTSI<07> (RTSI bus—PCI only) |          |
|               | 4. PXI_STAR (PXI backplane—PXI only)                                      |          |
|               | 5. Pattern match (acquisition sessions only)                              |          |
|               | 6. Software (user function call)                                          |          |
|               | 7. Disabled (do not wait for a trigger)                                   |          |

| Specification                      |                                                                                                                                                                                                                                                                                                                                                              | Va                      | lue  |                                                                                                                                        | Comments |
|------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|------|----------------------------------------------------------------------------------------------------------------------------------------|----------|
| Trigger<br>detection               | <ol> <li>Start trigger (edge detection: rising or falling)</li> <li>Pause trigger (level detection: high or low)</li> <li>Script trigger &lt;03&gt; (edge detection: rising or falling; level detection: high or low)</li> <li>Reference trigger (edge detection: rising or falling)</li> <li>Advance trigger (edge detection: rising or falling)</li> </ol> |                         |      | _                                                                                                                                      |          |
| Minimum                            | Generation Tri                                                                                                                                                                                                                                                                                                                                               | ggers                   | Acqu | isition Triggers                                                                                                                       |          |
| required<br>trigger pulse<br>width | Acquisition triggers must meet setup and hold time requirements.  For triggers synchronous to STROBE, triggers must meet setup and hold requirements.  For asynchronous triggers, pulse width must be larger than the greater of 30 ns or Clock Period + Setup + Hold                                                                                        |                         | _    |                                                                                                                                        |          |
| Trigger rearm time                 | Start to Start to Reference to Reference Advance Reference Trigger Trigger                                                                                                                                                                                                                                                                                   |                         | _    |                                                                                                                                        |          |
|                                    | 85 S, typical;<br>96 S, maximum                                                                                                                                                                                                                                                                                                                              | 220 S, tyj<br>230 S, ma | •    | 210 S, typical;<br>230 S, maximum                                                                                                      |          |
| Destinations                       | <ol> <li>PFI 0 (SMB jack connectors)</li> <li>PFI &lt;13&gt; (DDC connector)</li> <li>PXI_TRIG&lt;06&gt; (PXI backplane—PXI only)/<br/>RTSI&lt;06&gt; (RTSI bus—PCI only)</li> </ol>                                                                                                                                                                         |                         |      | Each trigger can be routed to any destination except the Pause trigger. The Pause trigger cannot be exported for acquisition sessions. |          |

| Specification                                      | Value                           |                         | Comments                                                                             |
|----------------------------------------------------|---------------------------------|-------------------------|--------------------------------------------------------------------------------------|
| Delay from<br>Pause trigger<br>to Pause state      | Generation Sessions             | Acquisition Sessions    | Use the Data                                                                         |
|                                                    | 31 Sample clock periods + 90 ns | Synchronous to the data | Active event during generation to determine when the NI 656x enters the Pause state. |
| Delay from<br>trigger to<br>digital data<br>output | 34 Sample clock periods + 85 ns |                         |                                                                                      |

### Events (Generated from the NI 656x)

| Specification                            | Value                                                                                                                                                                                                                                                                       | Comments                                                                                                                                 |
|------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------|
| Event type                               | <ol> <li>Marker &lt;03&gt; (generation sessions only)</li> <li>Data Active event (generation sessions only)</li> <li>Ready for Start event</li> <li>Ready for Advance event (acquisition sessions only)</li> <li>End of record event (acquisition sessions only)</li> </ol> | _                                                                                                                                        |
| Destinations                             | <ol> <li>PFI 0 (SMB jack connectors)</li> <li>PFI &lt;13&gt; (DDC connector)</li> <li>PXI_TRIG&lt;06&gt; (PXI backplane—PXI only)/<br/>RTSI&lt;06&gt; (RTSI bus—PCI only)</li> </ol>                                                                                        | Each event can be routed to any destination, except the Data Active event. The Data Active event can only be routed to the PFI channels. |
| Marker time<br>resolution<br>(placement) | Markers must be placed at an integer multiple of 4 S.                                                                                                                                                                                                                       | Marker time<br>resolution<br>doubles with<br>8-bit data<br>width (DDR<br>mode).                                                          |

#### Miscellaneous

| Specification                                                                   | Value             | Comments |
|---------------------------------------------------------------------------------|-------------------|----------|
| Warm-up time                                                                    | 15 minutes        | _        |
| On Board Clock characteristics (valid when PLL reference source is set to None) |                   |          |
| Frequency accuracy                                                              | ±100 ppm          | Typical  |
| Temperature stability                                                           | ±30 ppm           | Typical  |
| Aging                                                                           | ±5 ppm first year | Typical  |

#### **Power**

|               | Value  |        |                  |
|---------------|--------|--------|------------------|
| Specification | PXI    | PCI    | Comments         |
| +3.3 VDC      | 1.8 A  | 1.7 A  | All values       |
| +5 VDC        | 1.0 A  | 1.1 A  | refer to maximum |
| +12 VDC       | 0.4 A  | 0.4 A  | power.           |
| -12 VDC       | 0.05 A | 0.05 A |                  |
| Total power   | 16.4 W | 16.5 W |                  |

#### **Software**

| Specification        | Value                                                                                                                                                                                                                                                 | Comments |
|----------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|
| Driver<br>software   | NI-HSDIO driver software 1.3 or later. NI-HSDIO allows you to configure and control the NI 656x. NI-HSDIO provides application interfaces for many development environments. NI-HSDIO follows IVI application programming interface (API) guidelines. | _        |
| Application software | NI-HSDIO provides programming interfaces for the following application development environments:  • National Instruments LabVIEW 7.0 or later  • National Instruments LabWindows™/CVI™ 6.0 or later  • Microsoft Visual C/C++ 6.0 or later            | _        |
| Test panel           | National Instruments Measurement & Automation Explorer (MAX) provides test panels with basic acquisition and generation functionality for the NI 656x. MAX is included on the NI-HSDIO driver CD.                                                     | _        |

#### **Environment**



**Note** To ensure that the NI 656x cools effectively, follow the guidelines in the *Maintain Forced Air Cooling Note to Users* included with the NI 656x. The NI 656x is intended for indoor use only.

| Specification                   | Value                                                                                                                    | Comments |
|---------------------------------|--------------------------------------------------------------------------------------------------------------------------|----------|
| Operating                       | <b>PXI</b> : 0 to +55 °C in all NI PXI chassis except the following:                                                     | _        |
| temperature                     | 0 to +45 °C when installed in an NI PXI-1000/B and NI PXI-101X chassis (Meets IEC 60068-2-1 and IEC 60068-2-2.)          |          |
|                                 | <b>PCI</b> : 0 to +45 °C                                                                                                 |          |
| Storage temperature             | −20 to 70 °C                                                                                                             | _        |
| Operating relative humidity     | 10 to 90% relative humidity, noncondensing (Meets IEC 60068-2-56)                                                        | _        |
| Storage<br>relative<br>humidity | 5 to 95% relative humidity, noncondensing (Meets IEC 60068-2-56)                                                         | _        |
| Operating shock                 | 30 g, half-sine, 11 ms pulse (Meets IEC 60068-2-27. Test profile developed in accordance with MIL-PRF-28800F.)           | _        |
| Storage<br>shock                | 50 g, half-size, 11 ms pulse (Meets IEC 60068-2-27. Test profile developed in accordance with MIL-PRF-28800F.)           | _        |
| Operating vibration             | 5 to 500 Hz, 0.31 g <sub>rms</sub> (Meets IEC 60068-2-64.)                                                               | _        |
| Storage vibration               | 5 to 500 Hz, 2.46 g <sub>rms</sub> (Meets IEC 60068-2-64. Test profile exceeds requirements of MIL-PRF-28800F, Class 3.) | _        |
| Maximum<br>altitude             | 0 to 2,000 m above sea level (at 25 °C ambient temperature)                                                              | _        |
| Pollution<br>Degree             | 2                                                                                                                        | _        |

#### Safety, Electromagnetic Compatibility, and CE Compliance

| Specification                                                                                                           | Value                                                                                                                                                                                                | Comments                                                                         |  |
|-------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------|--|
| Safety                                                                                                                  | The NI 656x meets the requirements of the following standards of safety for electrical equipment for measurement, control, and laboratory use:  • IEC 61010-1, EN 61010-1  • UL 61010-1, CSA 61010-1 | For UL and other safety certifications, refer to the product label or to ni.com. |  |
| Emissions                                                                                                               | EN 55011 Class A at 10 m<br>FCC Part 15A above 1 GHz                                                                                                                                                 | _                                                                                |  |
| Immunity                                                                                                                | EN 61326:1997 + A2:2001, Table 1                                                                                                                                                                     | _                                                                                |  |
| EMC/EMI                                                                                                                 | CE, C-Tick, and FCC Part 15 (Class A) Compliant                                                                                                                                                      |                                                                                  |  |
| This product meets the essential requirements of applicable European Directives, as amended for CE marking, as follows: |                                                                                                                                                                                                      |                                                                                  |  |
| Low-Voltage<br>Directive<br>(safety)                                                                                    | 73/23/EEC                                                                                                                                                                                            |                                                                                  |  |
| Electro-<br>magnetic<br>Compatibility<br>Directive<br>(EMC)                                                             | 89/336/EEC                                                                                                                                                                                           | _                                                                                |  |

For EMC compliance, operate this device with shielded cabling. In addition, filler panels must be installed. Refer to the Declaration of Conformity (DoC) for this product for any additional regulatory compliance information. To obtain the DoC for this product, visit ni.com/certification, search by model number or product line, and click the appropriate link in the Certification column.

### **Physical Specifications**

| Specification                | Va                                                                                                                                                                                                                                                                                                                                                                                                                                          | lue                      | Comments |
|------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|----------|
| Dimensions                   | <b>PXI</b> : 3U, One Slot, PXI/cPCI Module 21.6 × 2.0 × 13.0 cm (8.5 × 0.8 × 5.1 in)                                                                                                                                                                                                                                                                                                                                                        |                          | _        |
|                              | <b>PCI</b> : $12.6 \times 35.5$ cm $(4.96 \times 13)$                                                                                                                                                                                                                                                                                                                                                                                       | 3.9 in.)                 |          |
| Weight                       | <b>PXI</b> : 340 g (12 oz)                                                                                                                                                                                                                                                                                                                                                                                                                  |                          | _        |
|                              | <b>PCI</b> : 410 g (14.5 oz)                                                                                                                                                                                                                                                                                                                                                                                                                |                          |          |
| Front Panel Co               | nnectors                                                                                                                                                                                                                                                                                                                                                                                                                                    |                          |          |
| Label                        | Function(s)                                                                                                                                                                                                                                                                                                                                                                                                                                 | Connector Type           | _        |
| CLK IN                       | External Sample clock, external PLL reference input                                                                                                                                                                                                                                                                                                                                                                                         | SMB jack connector       | _        |
| PFI 0                        | Events, triggers SMB jack connector                                                                                                                                                                                                                                                                                                                                                                                                         |                          | _        |
| CLK OUT                      | Exported Sample clock, exported Reference clock                                                                                                                                                                                                                                                                                                                                                                                             |                          | _        |
| DIGITAL<br>DATA &<br>CONTROL | Digital data channels,<br>exported Sample clock,<br>STROBE, events, triggers                                                                                                                                                                                                                                                                                                                                                                | 12X InfiniBand connector | _        |
|                              | Note: The NI SHB12X-B12X LVDS cable (192344-01) is a pass-through cable. When designing a custom fixture, notice that the cable pinout is reversed from that of the NI 656x. For example, the NI 656x generates DIO 0 on pin 14. This signal connects to pin 60 at the cable end. Refer to the NI Digital Waveform Generator/Analyzer Getting Started Guide or the NI Digital Waveform Generator/Analyzer Help for more pinout information. |                          |          |



# NI PXI/PCI-6561/6562 仕様

#### 100/200 MHz デジタル波形発生器 / アナライザ

このドキュメントでは、総称して NI 656x と呼ぶ、NI PXI/PCI-6561 (NI 6561) および NI PXI/PCI-6562 (NI 6562) の仕様を記載します。

標準値は、室温で動作する平均単位です。仕様は事前の通知なしに変更されることがあります。最新の NI 656x 仕様については、ni.com/manualsをご覧ください。

NI 656x 信号の機能の説明を含む『NI デジタル波形発生器 / アナライザスタートアップガイド』などの、NI 656x のドキュメントにアクセスするには、スタート→すべてのプログラム→ National Instruments → NI-HSDIO →ドキュメントを参照してください。



#### 面檢

NI 656x が使用されている場合、安全な取扱温度を超え、火傷をする可能性があります。シャーシから取り外す前に、NI 656x を十分に冷却してください。

#### 目次

| チャンネル仕様                              | 2  |
|--------------------------------------|----|
| 生成チャンネル(データ、DDC CLK OUT、および PFI <03> | )3 |
| 集録チャンネル(データ、STROBE、および PFI<03>)      | 4  |
| タイミング仕様                              |    |
| サンプルクロック                             | 5  |
| 生成タイミング(データ、DDC CLK OUT、             |    |
| および PFI <03> チャンネル)                  | 7  |
| 集録タイミング(データ、STROBE、                  |    |
| および PFI <03> チャンネル)                  |    |
| CLK IN(SMB ジャックコネクタ)                 | 16 |
| STROBE (DDC コネクタ)                    | 17 |
| PXI_STAR (PXI バックプレーン)               |    |
| CLK OUT(SMB ジャックコネクタ)                |    |
| DDC CLK OUT LVDS(DDC コネクタ)           | 19 |
| DDC CLK OUT LVPECL(DDC コネクタ)         | 19 |
| 基準クロック(PLL)                          | 20 |



| 波形仕様               | 21 |
|--------------------|----|
| メモリとスクリプト          | 21 |
| トリガ(NI 656x への入力)  | 23 |
| イベント(NI 656x から生成) |    |
| その他                |    |
| 電源                 |    |
| ソフトウェア             | 26 |
| 環境                 |    |
| 安全性、電磁両立性、CE 適合    |    |
| 物理特性               | 29 |

# チャンネル仕様

| 仕様                                           |               | コメント         |              |             |                                                                                           |
|----------------------------------------------|---------------|--------------|--------------|-------------|-------------------------------------------------------------------------------------------|
| データチャン<br>ネル数                                | 16            | _            |              |             |                                                                                           |
| データチャン<br>ネルの出入力<br>方向制御                     | Single Data R | ate (SDR)    | Double Data  | SDRでは、サ     |                                                                                           |
|                                              | データ<br><015>  | 各チャンネル<br>ごと | データ <07>     | データ生成専<br>用 | ンクり下をデさでル立よりで定プのまが使ーれはクちびのデさり用する、ロ上立両ーれはクちびのデさいかちはエしが。サッがちエタる、サッがちジー定Rプのおがジ測ッがちジーでRプのおがジ測 |
|                                              |               |              | データ<br><815> | データ集録専<br>用 |                                                                                           |
| プログラム可<br>能関数インタ<br>フェース<br>(PFI) チャン<br>ネル数 | 4             |              |              |             | 詳細について<br>は、「波形仕<br>様」のセク<br>ションを参照<br>してください。                                            |

| 仕様                        | 値        | コメント                                                  |
|---------------------------|----------|-------------------------------------------------------|
| PFI チャンネ<br>ルの出入力方<br>向制御 | 各チャンネルごと | _                                                     |
| クロック端子<br>数               | 3入力、3出力  | 詳細について<br>は、「タイミン<br>グ仕様」のセ<br>クションを参<br>照してくださ<br>い。 |

#### 生成チャンネル(データ、DDC CLK OUT、および PFI <0..3>)

| 仕様                         | 値                                         |                 |                         |               |             | コメント      |            |                             |                       |
|----------------------------|-------------------------------------------|-----------------|-------------------------|---------------|-------------|-----------|------------|-----------------------------|-----------------------|
| 生成電圧の種<br>類                | データ<br><015<br>PFI <12<br>DDC C<br>OUT LV | >,<br>2>,<br>LK | DDC CLK OUT             |               | PFI 0 PFI 3 |           | _          |                             |                       |
|                            | LVDS                                      |                 | LVP                     | ECL           | LVCMOS      | 3         | LVC<br>(ソフ | S または<br>MOS<br>フトウェ<br>選択可 |                       |
| 生成電圧のレ                     | オフセット(V <sub>os</sub> )                   |                 | 差動電圧 (V <sub>od</sub> ) |               |             | 100 Ω 差動負 |            |                             |                       |
| ベル (LVDS)                  | 最小                                        | 標               | 準 最大                    |               | 最小 標準       |           | 準 最大       |                             | 荷、TIA/<br>EIA-644 準拠。 |
|                            | 1.125 V                                   | 1.22            | 20 V                    | 1.375 V       | 247 mV      | 305       | mV         | 454 mV                      |                       |
| 生成電圧のレ                     | 低電圧レベル                                    |                 |                         | 高電圧レベル        |             |           | _          |                             |                       |
| ベル<br>(LVCMOS)             | 最大                                        |                 |                         | 最小            |             |           |            |                             |                       |
|                            | 0.2 V                                     |                 |                         | 2.8 V         |             |           |            |                             |                       |
| 生成電圧のレ                     | シングルエンド出力高                                |                 |                         | シングルエンド出力低    |             |           | 開回路へ。      |                             |                       |
| ベル<br>(LVPECL)             | 最小                                        |                 |                         | 最大            | 最小          |           |            | 最大                          |                       |
| (201 202)                  | 2.16 V                                    |                 | 2.50                    | ) V           | 1.38 V      |           | 1.72       | V                           |                       |
| 出カインピー<br>ダンス              | LVDS                                      |                 |                         | LVCMOS/LVPECL |             |           | 公称。        |                             |                       |
|                            | 100 Ω 差動                                  |                 |                         |               | 50 Ω 直列     |           |            |                             |                       |
| データチャン<br>ネル駆動有効 /<br>無効制御 | 各チャン                                      | ネルこ             | <u>i</u> Ł              |               |             |           |            |                             | ソフトウェア<br>で選択可能。      |

| 仕様                | 値                                                                                                                                                         | コメント                    |
|-------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|
| チャンネル電<br>源投入時の状態 | ドライバ無効、100 Ω 差動インピーダンス<br>データチャンネルには、I/O バッファ、3.3 V にする内部に微<br>小なプルアップ抵抗 (300 kΩ) があります。この内部プル<br>アップ抵抗は、レシーバ回路が駆動されていない場合に、既<br>知の状態に設定することが目的の二重安全装置です。 | PFI 3 は LVDS<br>モードで起動。 |
| 出力保護              | 各チャンネルは、0 $\sim$ 5 $\lor$ の電圧間で短絡に対して無限に耐え、最大 $12~\rm kV~ESD$ まで保護されています。                                                                                 | _                       |

#### 集録チャンネル(データ、STROBE、および PFI<0..3>)

| 仕様                      |                                          | コメント                                                                                                                          |                                         |    |  |
|-------------------------|------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------|----|--|
| 集録電圧の<br>種類             | データ <015>、PFI <12><br>および STROBE         | PFI O                                                                                                                         | PFI 3                                   | _  |  |
|                         | LVDS                                     | LVCMOS                                                                                                                        | LVDS または<br>LVCMOS(ソ<br>フトウェアで<br>選択可能) |    |  |
| 集録電圧の                   | 電圧しきい値                                   | 電圧                                                                                                                            | TIA/EIA-644準                            |    |  |
| レベル<br>(LVDS)           | 最大                                       | 最小                                                                                                                            | 最大                                      | 拠。 |  |
|                         | ±50 mV                                   | 0 V                                                                                                                           | 2.4 V                                   |    |  |
| 集録電圧の                   | 低電圧しきい値                                  | 高電圧                                                                                                                           |                                         |    |  |
| レベル<br>(LVCMOS)         | 最大                                       | 景                                                                                                                             |                                         |    |  |
|                         | 0.8 V                                    | 2                                                                                                                             |                                         |    |  |
| 入力イン                    | LVDS                                     | LVC                                                                                                                           | PFI 3 は LVDS<br>モードで起動。                 |    |  |
| ピーダンス                   | 100 Ω 差動                                 | 10                                                                                                                            | 10 kΩ                                   |    |  |
|                         | 小なプルアップ抵抗(300 kΩ)<br>アップ抵抗は、レシーバ回路が      | データチャンネルには、I/O バッファ、3.3 V にする内部に微<br>小なプルアップ抵抗(300 kΩ)があります。この内部プル<br>アップ抵抗は、レシーバ回路が駆動されていない場合に、既知<br>の状態に設定することが目的の二重安全装置です。 |                                         |    |  |
| 入力保護                    | 各チャンネルは、0~5 V の電<br>最大 12 kV ESD まで保護される | _                                                                                                                             |                                         |    |  |
| <sup>1</sup> 被試験物は、50 r | ・<br>mV を超える差動電圧を提供する必要があ                | ります。                                                                                                                          |                                         |    |  |

# タイミング仕様

# サンプルクロック

| 仕様                             | 値                                                                                                                                                                                                  | コメント                                                                                   |
|--------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|
| サンプル<br>クロックソー<br>ス            | <ol> <li>オンボードクロック(内部電圧制御水晶発振器(VCXO)<br/>ディバイダ付)</li> <li>CLK IN (SMB ジャックコネクタ)</li> <li>PXI_STAR (PXI バックプレーン—PXI のみ)</li> <li>STROBE (DIGITAL DATA &amp; CONTROL (DDC)<br/>コネクタ、集録のみ)</li> </ol> | _                                                                                      |
| オンボードク<br>ロック周波数<br>範囲         | NI 6561: 48 Hz ~ 100 MHz、<br>200 MHz/N に構成可能(2 ≤ N ≤ 4,194,304)<br>NI 6562: 48 Hz ~ 200 MHz、<br>200 MHz/N に構成可能(1 ≤ N ≤ 4,194,304)                                                                 | _                                                                                      |
| CLK IN 周波数<br>範囲               | <b>NI 6561</b> : 20 kHz $\sim$ 100 MHz <b>NI 6562</b> : 20 kHz $\sim$ 200 MHz                                                                                                                      | 波形タイプに<br>よる制限につ<br>いては、<br>「CLK IN<br>(SMB ジャッ<br>クコネクタ)」<br>のセクション<br>を参照してく<br>ださい。 |
| PXI_STAR 周波<br>数範囲<br>(PXI のみ) | 48 Hz $\sim$ 70 MHz                                                                                                                                                                                | 「PXI_STAR<br>(PXI バックプ<br>レーン)」セク<br>ションを参照<br>してください。                                 |
| STROBE 周波<br>数範囲               | NI 6561: 48 Hz ~ 100 MHz<br>NI 6562: 48 Hz ~ 200 MHz                                                                                                                                               | 「STROBE<br>(DDC コネク<br>タ)」セクショ<br>ンを参照して<br>ください。                                      |
| サンプルク<br>ロック相対遅<br>延の調整範囲      | 0~1 サンプルクロック周期                                                                                                                                                                                     | 連携する複数<br>のデバイスに<br>対してオン<br>ボードクロッ                                                    |
| サンプルク<br>ロック相対遅<br>延の調整分解<br>能 | り相対遅                                                                                                                                                                                               |                                                                                        |

| 仕様                                                         | 1                                                                                                                          | 直                                                          | コメント                    |
|------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------|-------------------------|
| エクスポート<br>したサンプル<br>クロックの出<br>力先                           | 1. DDC CLK OUT (DDC コネ<br><b>メモ</b> : ソフトウェアで DDC CL<br>ンプルクロックを DDC CLK C<br>OUT LVPECL 端子にエクスポー<br>2. CLK OUT (SMB ジャックコ | STROBE 以外<br>のソースとな<br>る内部サンプ<br>ルクロックを<br>エクスポート<br>可能です。 |                         |
| エクスポート                                                     | 周波数範囲                                                                                                                      | 遅延範囲                                                       | クロック周波<br>数が 25 MHz     |
| したサンプル<br>クロックの遅<br>延                                      | 25 ~ <50 MHz                                                                                                               | 25 ~ <50 MHz                                               |                         |
|                                                            | 50 MHz 〜最大クロック周波<br>数                                                                                                      |                                                            |                         |
| エクスポート<br>したサンプル<br>クロックの遅<br>延分解能<br>( $\delta_{\rm C}$ ) | サンプルクロック周期の 1/256<br>い方                                                                                                    | クロック周波<br>数が 25 MHz<br>以上の場合。                              |                         |
| エクスポート                                                     | 周期ジッタ                                                                                                                      | サイクル間ジッタ                                                   | オンボードク                  |
| したサンプル<br>クロックの<br>ジッタ                                     | 19 ps <sub>rms</sub>                                                                                                       | 29 ps <sub>rms</sub>                                       | ロックを使用<br>した場合の標<br>準値。 |
| エクスポート<br>したサンプル<br>クロックの遷<br>移時間                          | 1 ns                                                                                                                       | _                                                          |                         |
| エクスポート<br>したサンプル<br>クロック<br>デューティー<br>サイクル                 | 47 ~ 53%                                                                                                                   | _                                                          |                         |



図1 有効なデータ位置の遅延範囲

# 生成タイミング(データ、DDC CLK OUT、および PFI <0..3> チャンネル)

| 仕様                | 値                       |                                               |         |         | コメント                         |
|-------------------|-------------------------|-----------------------------------------------|---------|---------|------------------------------|
| データチャン            | 標準値                     |                                               | 最大      |         | すべてのデー                       |
| ネル間ス<br>  キュー<br> | ±215 ps                 |                                               | ±500 ps |         | タチャンネル<br>および<br>PFI <12> 間。 |
| 最大データ             | Single Data             | Single Data Rate (SDR) Double Data Rate (DDR) |         | _       |                              |
| チャンネルト<br>グルレート   | NI 6561                 | NI 6562                                       | NI 6561 | NI 6562 |                              |
|                   | 50 MHz                  | 100 MHz                                       | 100 MHz | 200 MHz |                              |
| データ位置<br>モード      | 立ち上がりエッジ、立ち下がりエッジ、または遅延 |                                               |         |         | サンプルク<br>ロックを基準<br>とする。      |

| 仕様                                  |                        | コメント                                                           |                     |  |
|-------------------------------------|------------------------|----------------------------------------------------------------|---------------------|--|
| 生成データ遅                              | 周波数範囲                  | 遅延範囲                                                           | クロック周波              |  |
| 延(δ <sub>G</sub> )                  | 25 ~ 50 MHz            | 0.0 ~ 1.0 サンプルクロック周期。詳細については、図 1、<br>「有効なデータ位置の遅延範囲」を参照してください。 | 数が 25 MHz<br>以上の場合。 |  |
|                                     | 50 MHz 〜最大クロック周波<br>数  | 0.0 ~ 1.0 サンプルクロック周<br>期                                       |                     |  |
| 生成データ遅<br>延分解能<br>(δ <sub>Θ</sub> ) | サンプルクロック周期の 1/25<br>い方 | クロック周波<br>数が 25 MHz<br>以上の場合。                                  |                     |  |



**図2** アイダイアグラム<sup>1</sup>

 $<sup>^1</sup>$  このアイダイアグラムは、 $100~\Omega$  の差動終端抵抗へ出力する DIO 0~(DDR モードでの 200~MHz クロックレート)をキャプチャしました。(室温時)

| 仕様                                                             | 値                                |                              |                           |                         | コメント                                                      |
|----------------------------------------------------------------|----------------------------------|------------------------------|---------------------------|-------------------------|-----------------------------------------------------------|
| データ遷移時間                                                        | 1 ns(最大)<br>遷移時間は最速 610 ps まで可能。 |                              |                           |                         | 20% から<br>80% に推移。                                        |
| PFI 遷移時間                                                       | PFI 0                            | PFI <12>                     | PFI 3<br>(LVCMOS)         | PFI 3 (LVDS)            | 標準値。20%<br>から80% に                                        |
|                                                                | 6 ns                             | 2.5 ns                       | 6 ns                      | 4.2 ns                  | 推移。                                                       |
| エクスポート<br>したサンプル<br>クロックのオ<br>フセット<br>( $t_{CO}$ )             | 1.6 ns                           |                              |                           |                         | 図 3、「所定の<br>生成セット<br>アップおよび<br>ホールド時間<br>のタイミン照<br>図」を参い。 |
| 内部サンプル<br>クロックから<br>DDC コネク<br>タの時間遅延<br>(t <sub>SCDDC</sub> ) | 5.8 ns                           |                              |                           |                         | 標準。                                                       |
| エクスポート                                                         | LVDS                             | (t <sub>CPD</sub> )          | LVCM                      | OS (t <sub>CPS</sub> )  | 標準。                                                       |
| したサンプル<br>クロックのオ<br>フセットから<br>選択可能な<br>PFI                     | 2 ns                             |                              | 3.45 ns                   |                         |                                                           |
| 生成が提供されるセット<br>アップおよびホールド時間                                    |                                  | ットアップ時<br>t <sub>sup</sub> ) | <b>所定の最小ホ</b> -<br>1.1 ns | ールド時間(t <sub>HP</sub> ) | エクスポート<br>したサンプル<br>クロックモー<br>ドを非反転に<br>設定します。            |

被試験物(DUT)のデータシートから取得したセットアップおよびホールド時間と上記の表の値を比較します。所定のセットアップおよびホールド時間は、DUT に必要なセットアップおよびホールド時間より大きい必要があります。より長いセットアップ時間が必要な場合は、エクスポートしたサンプルクロックモードを反転に構成するか、またはデータをサンプルクロックに対して遅らせます。

エクスポートしたサンプルクロックモード、および所定のセットアップおよびホールド時間の関係を示す図については、図 3、「所定の生成セットアップおよびホールド時間のタイミング図」を参照してください。

**メモ**: この表は、データ位置がサンプルクロックの立ち上がりエッジに設定され、サンプルクロックが DDC コネクタへエクスポートしていることを前提としています。

この表には、チャンネル間スキュー、シンボル間の混信、およびジッタの最悪なケースの影響が 含まれています。



図3 所定の生成セットアップおよびホールド時間のタイミング図



**図4** 生成タイミング図<sup>1</sup>

<sup>&</sup>lt;sup>1</sup> SDR モードの生成を表示。

# 集録タイミング(データ、STROBE、および PFI <0..3> チャンネル)

| 仕様                                                               |                                                                                                                            | コメント    |          |            |                                                                                           |
|------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|---------|----------|------------|-------------------------------------------------------------------------------------------|
| チャンネル間                                                           | f ≥ 25 MHz                                                                                                                 |         |          |            | すべてのデー                                                                                    |
| スキュー                                                             | 標準                                                                                                                         | 最大      | 標準       | 最大         | 】タチャンネル<br>」および                                                                           |
|                                                                  | ±330 ps                                                                                                                    | ±600 ps | ±600 ps  | ±1.2 ns    | PFI<12> 間。                                                                                |
| データ位置<br>モード                                                     | 立ち上がりエ                                                                                                                     | ッジ、立ち下が | りエッジ、または | <b>は遅延</b> | サンプルク<br>ロックを基準<br>とする。                                                                   |
| STROBE まで<br>のセットアッ<br>プ時間(t <sub>SUS</sub> )                    | f ≥ 25 MHz = 1.1 ns<br>f < 25 MHz = 1.8 ns<br><b>メモ</b> : 25 MHz 以上では、立ち上がりエッジの配置は維持され、<br>STROBE デューティーサイクルは 50% に修正されます。 |         |          |            | 最大、最大<br>データチャン<br>ネル間ス<br>キュー。                                                           |
| STROBE から<br>のホールド時<br>間(t <sub>HS</sub> )                       | f ≥ 25 MHz = 0.8 ns<br>f < 25 MHz = 2.1 ns<br><b>メモ</b> : 25 MHz 以上では、立ち上がりエッジの配置は維持され、<br>STROBE デューティーサイクルは 50% に修正されます。 |         |          |            | 最大、最大<br>データチャン<br>ネル間ス<br>キュー。                                                           |
| DDC コネク<br>タから内部サ<br>ンプルクロッ<br>クまでの時間<br>遅延(† <sub>DDCSC</sub> ) | f ≥ 25 MHz =<br>f < 25 MHz =                                                                                               |         |          |            | 標準値。                                                                                      |
| サンプルク<br>ロックからの<br>セットアップ<br>時間(t <sub>SUSC</sub> )              | f ≥ 25 MHz =<br>f < 25 MHz =                                                                                               |         |          |            | データチャン<br>ネル間ス<br>キュー、<br>t <sub>DDCSC</sub> 、また<br>は t <sub>SCDDC</sub> は<br>含まれませ<br>ん。 |
| サンプルク<br>ロックからの<br>ホールド時間<br>(t <sub>HSC</sub> )                 | f ≥ 25 MHz =<br>f < 25 MHz =                                                                                               |         |          |            | データチャン<br>ネル間ス<br>キュー、<br>† <sub>DDCSC</sub> 、また<br>は† <sub>SCDDC</sub> は<br>含まれませ<br>ん。  |

| 仕様                                  | í                       | t                                         | コメント                |
|-------------------------------------|-------------------------|-------------------------------------------|---------------------|
| 集録データ遅                              | 周波数範囲 遅延範囲              |                                           | クロック周波              |
| 延(δ <sub>A</sub> )                  | 25 ~ 50 MHz 未満          | 0.0 ~ 1.0 サンプルクロック周<br>期。                 | 数が 25 MHz<br>以上の場合。 |
|                                     |                         | 詳細については、図 1、「有効なデータ位置の遅延範囲」を<br>参照してください。 |                     |
|                                     | 50 MHz 〜最大クロック周波<br>数   | 0.0 ~ 1.0 サンプルクロック周<br>期                  |                     |
| 集録データ遅<br>延分解能<br>(δ <sub>A</sub> ) | サンプルクロック周期の 1/256<br>い方 | クロック周波<br>数が 25 MHz<br>以上の場合。             |                     |



図5 集録データ遅延の正規化された直線性



図 6 STROBE をサンプルクロックとして使用する集録タイミングダイアグラム<sup>1</sup>

<sup>&</sup>lt;sup>1</sup> SDR モードの集録を表示。



**図7** STROBE 以外のサンプルクロックソースを使用する集録タイミング図<sup>1</sup>

<sup>&</sup>lt;sup>1</sup> SDR モードの集録を表示。

# CLK IN (SMB ジャックコネクタ)

| 仕様                  |                       |                                                                                     | 値                                 |                                      | コメント                 |  |
|---------------------|-----------------------|-------------------------------------------------------------------------------------|-----------------------------------|--------------------------------------|----------------------|--|
| 方向                  | デバイスへのス               | <b></b>                                                                             |                                   |                                      | _                    |  |
| 出力先                 | 1. 基準クロッ<br>2. サンプルク  | ク(PLL: 位相ロック<br>ロック                                                                 | カループ)                             |                                      | _                    |  |
| 入力カプ<br>リング         | AC                    |                                                                                     |                                   |                                      | _                    |  |
| 入力保護                | ±10 VDC               |                                                                                     |                                   |                                      | _                    |  |
| 入力イン<br>ピーダン<br>ス   | 50 Ω(デフォ              | ルト)または1kΩ                                                                           | )                                 |                                      | ソフトウェ<br>アで選択可<br>能。 |  |
| 検出可能<br>な最小パ<br>ルス幅 | 2 ns                  | _                                                                                   |                                   |                                      |                      |  |
| クロック<br>要件          | クロックは連絡               |                                                                                     |                                   |                                      |                      |  |
| サンプルクロ              | コックの場合                |                                                                                     |                                   |                                      |                      |  |
| 外部サン                |                       | 矩                                                                                   | 形波                                |                                      | _                    |  |
| プルク<br>ロックの         | 電圧レンジ                 | $0.65\sim5.0\mathrm{V_{pp}}$                                                        |                                   |                                      |                      |  |
| レンジ                 | 周波数範囲                 | <b>NI 6561</b> : 20 kHz <sup>2</sup>                                                | $\sim$ 100 MHz                    |                                      |                      |  |
|                     |                       | <b>NI 6562</b> : 20 kHz <sup>2</sup>                                                | ~ 200 MHz                         |                                      |                      |  |
|                     | デュー<br>ティーサイ<br>クルレンジ | ィーサイ $f \ge 50 \text{ MHz: } 40 \sim 60\%$                                          |                                   |                                      |                      |  |
|                     |                       |                                                                                     |                                   |                                      |                      |  |
|                     | 電圧レンジ                 | 圧レンジ 0.65 ~ 5.0 V <sub>pp</sub> 1.0 ~ 5.0 V <sub>pp</sub> 2.0 ~ 5.0 V <sub>pp</sub> |                                   |                                      |                      |  |
|                     | 周波数範囲                 | <b>NI 6561</b> : 5.5 ∼ 100 MHz                                                      |                                   |                                      |                      |  |
|                     |                       | <b>NI 6562</b> : 5.5 ∼ 200 MHz                                                      | <b>NI 6562</b> :<br>3.5 ∼ 200 MHz | <b>NI 6562</b> :<br>1.8 ~<br>200 MHz |                      |  |

ni.com/jp

| 仕様                                | 値                       | コメント |
|-----------------------------------|-------------------------|------|
| 基準クロッ                             | クの場合                    |      |
| 基準ク<br>ロックの<br>周波数範<br>囲          | 10 MHz ±50 ppm          | _    |
| 基準ク<br>ロックの<br>電圧レン<br>ジ          | $0.65 \sim 5.0  V_{pp}$ | _    |
| 基準ク<br>ロックの<br>デュー<br>ティーサ<br>イクル | 25 ~ 75%                | _    |

# STROBE (DDC コネクタ)

| 仕様                                  | 値                                                                                                                                                    | コメント |
|-------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| 方向                                  | デバイスへの入力                                                                                                                                             | _    |
| 出力先                                 | サンプルクロック(集録のみ)                                                                                                                                       | _    |
| STROBE<br>周波数範<br>囲                 | NI 6561: 48 Hz ~ 100 MHz<br>NI 6562: 48 Hz ~ 200 MHz                                                                                                 | _    |
| STROBE<br>デュー<br>ティーサ<br>イクルレ<br>ンジ | NI 6561: クロック周波数が 50 MHz 未満の場合 25 ~ 75%<br>NI 6562: クロック周波数が 50 MHz 以上の場合 40 ~ 60%<br>クロック周波数が 50 MHz 未満の場合 25 ~ 75%                                 | _    |
| 検出可能<br>な最小パ<br>ルス幅                 | 2 ns                                                                                                                                                 | _    |
| クロック<br>要件                          | クロックは連続である必要あり。                                                                                                                                      | _    |
| 入力イン<br>ピーダン<br>ス                   | 100 $\Omega$ 差動 データチャンネルには、 $I/O$ バッファ、 $3.3$ $V$ にする内部に微小なプルアップ抵抗( $300$ $k\Omega$ )があります。この内部プルアップ抵抗は、レシーバ回路が駆動されていない場合に、既知の状態に設定することが目的の二重安全装置です。 | _    |

# PXI\_STAR (PXI バックプレーン)

| 仕様                 | 値                                                                                                                                                                      | コメント |
|--------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| 方向                 | デバイスへの入力                                                                                                                                                               | _    |
| 出力先                | <ol> <li>サンプルクロック</li> <li>開始トリガ</li> <li>基準トリガ(集録セッションのみ)</li> <li>アドバンストリガ(集録セッションのみ)</li> <li>一時停止トリガ(生成セッションのみ)</li> <li>スクリプトトリガ &lt;03&gt;(生成セッションのみ)</li> </ol> |      |
| PXI_STAR 周波<br>数範囲 | 48 Hz $\sim$ 70 MHz                                                                                                                                                    | _    |
| クロック要件             | クロックは連続である必要あり。                                                                                                                                                        | _    |

# CLK OUT (SMB ジャックコネクタ)

| 仕様            | 値                                         | コメント |
|---------------|-------------------------------------------|------|
| 方向            | デバイスから出力                                  | _    |
| ソース           | 1. サンプルクロック(STROBE を除く)<br>2. 基準クロック(PLL) | _    |
| 出力インピー<br>ダンス | 50 Ω (公称)                                 | _    |
| 電圧の種類         | LVCMOS                                    | _    |
| 最大駆動電流        | 32 mA                                     | _    |

# DDC CLK OUT LVDS (DDC コネクタ)

| 仕様            |                                    |                                                                                                      | (                 | 値            |         |        | コメント                                           |
|---------------|------------------------------------|------------------------------------------------------------------------------------------------------|-------------------|--------------|---------|--------|------------------------------------------------|
| 方向            | デバイス                               | から出力                                                                                                 |                   |              |         |        | _                                              |
| ソース           | <b>メモ</b> : ソス<br>にエクス:<br>OUT LVD | サンプルクロック メモ: ソフトウェアで内部サンプルクロックを DDC CLK OUT にエクスポートすると、内部サンプルクロックが DDC CLK OUT LVPECL 端子にエクスポートされます。 |                   |              |         |        | STROBE は<br>DDC CLK<br>OUT に経路設<br>定できませ<br>ん。 |
| 電圧の種類         | LVDS                               |                                                                                                      |                   |              |         |        | _                                              |
| 電圧レベル         | オス                                 | 7セット(\                                                                                               | / <sub>os</sub> ) | 差            | 動電圧 (٧, | od)    | 100 Ω 差動負                                      |
|               | 最小                                 | 標準                                                                                                   | 最大                | 最小           | 標準      | 最大     | 荷、TIA/<br>=EIA-644 準拠。                         |
|               | 1.125 V                            | 1.220 V                                                                                              | 1.375 V           | 247 mV       | 305 mV  | 454 mV |                                                |
| 遷移時間          | 1 ns                               |                                                                                                      |                   |              |         |        | _                                              |
| 出カインピー<br>ダンス | 100 Ω 差動                           |                                                                                                      |                   |              | _       |        |                                                |
| 出力保護          |                                    | 0~5V(<br>)まで保護                                                                                       |                   | 短絡に対し<br>∵す。 | て無限に耐   | え、最大   | _                                              |

## DDC CLK OUT LVPECL (DDC コネクタ)

| 仕様    |                                                                                                      | 1      | <u>i</u> |                                            | コメント  |
|-------|------------------------------------------------------------------------------------------------------|--------|----------|--------------------------------------------|-------|
| 方向    | デバイスから出力                                                                                             |        |          | _                                          |       |
| ソース   | サンプルクロック メモ: ソフトウェアで内部サンプルクロックを DDC CLK OUT にエクスポートすると、内部サンプルクロックが DDC CLK OUT LVPECL 端子にエクスポートされます。 |        |          | STROBE は<br>DDC CLK<br>OUT に経路設<br>定できません。 |       |
| 電圧の種類 | LVPECL                                                                                               |        |          |                                            | _     |
| 電圧レベル | シングルエンド出力高 シングルエンド出力低                                                                                |        |          |                                            | 開回路へ。 |
|       | 最小                                                                                                   |        |          |                                            |       |
|       | 2.16 V                                                                                               | 2.50 V | 1.38 V   | 1.72 V                                     |       |

| 仕様            | 値                                                    | コメント                   |
|---------------|------------------------------------------------------|------------------------|
| 遷移時間          | 1 ns                                                 |                        |
| 出カインピー<br>ダンス | 50 Ω ソース直列 公称                                        | 各極性の直列<br>インピーダン<br>ス。 |
| 出力保護          | 各端子は、0~5Vの電圧間で短絡に対して無限に耐え、最大<br>15kV ESD まで保護されています。 | _                      |

## 基準クロック(PLL)

| 仕様                               | 値                                                                                                                                                | コメント                       |
|----------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|
| 基準クロック<br>ソース                    | <ol> <li>PXI_CLK10 (PXI バックプレーン—PXI のみ)</li> <li>RTSI 7 (PCI のみ)</li> <li>CLK IN (SMB ジャックコネクタ)</li> <li>なし(基準にロックされていないオンボードクロックソース)</li> </ol> | 位相ロックルー<br>プの基準周波数<br>を提供。 |
| ロック時間                            | 400 ms                                                                                                                                           | 標準。                        |
| 基準クロック<br>周波数                    | 10 MHz ±50 ppm                                                                                                                                   | _                          |
| 基準クロック<br>のデュー<br>ティーサイク<br>ルレンジ | 25 ~ 75%                                                                                                                                         | _                          |
| 基準クロック<br>周波数の出力<br>先            | CLK OUT(SMB ジャックコネクタ)                                                                                                                            | _                          |

#### 波形仕様

## メモリとスクリプト

| 仕様              |                                                                                                                                                       | 値                                                                    |                                                                        | コメント                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|-----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| メモリアーキ<br>テクチャ  | NI 656x は、波形と命令がオンボードメモリを共有する SMC (Synchronization and Memory Core) テクノロジを使用しています。スクリプト命令数、メモリ内の最大波形数、および波形ストレージで使用できるサンプル数などのパラメータは、柔軟性がありユーザ定義可能です。 |                                                                      |                                                                        | 詳細については、『NI デジタル波形発生器 / アナラの「オン」ができまり、アナッツができまり、アナッツができまり、アナッションをきまり、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションには、アナッションにはは、アナッションにはは、アナッションにはは、アナッションにはは、アナッションにはは、アナッションにははいいはははいいいはははいいいははいいはははいいははいいははいいははいはないはな |
| オンボードメ<br>モリサイズ | 2 M ビット / チャ<br>ンネル(生成セッ<br>ション)<br>2 M ビット / チャ<br>ンネル(集録セッ<br>ション)                                                                                  | 16 M ビット /<br>チャンネル(生成<br>セッション)<br>16 M ビット /<br>チャンネル(集録<br>セッション) | 128 M ビット /<br>チャンネル(生成<br>セッション)<br>128 M ビット /<br>チャンネル(集録<br>セッション) | 生ンはトいとオモはデ倍(DK)<br>が開まドイッでました。<br>を最ス命とでボの8夕なR<br>が前まドイッでました。<br>はののこしンリ、一にDD、<br>はでは、メズト2す。<br>はでは、メズト2す。<br>は、アインでました。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| 生成モード           | <b>単一波形モード</b> :<br>単一の波形を ↑ 回、n 回、または連続して生成します。                                                                                                      |                                                                      |                                                                        | _                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|                 | スクリプトモード:<br>単純または複雑な波<br>トを使用して、生成<br>する波形数、および<br>に反応するかを示し                                                                                         |                                                                      |                                                                        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |

| 仕様              |                                                                                             | 値                        |                   | コメント                                                                             |
|-----------------|---------------------------------------------------------------------------------------------|--------------------------|-------------------|----------------------------------------------------------------------------------|
| 生成最小波形          |                                                                                             | サンプ                      | ルレート              | サンプルレー                                                                           |
| サイズ             | 構成                                                                                          | 200 MHz<br>(NI 6562 のみ)  | 100 MHz           | トに依存。サ<br>ンプルレート<br>を上げると最                                                       |
|                 | 単一波形                                                                                        | 4 S                      | 4 S               | 小波形サイズの要件が増加                                                                     |
|                 | 連続波形                                                                                        | 64 S                     | 32 S              | します。                                                                             |
|                 | ステップシーケン<br>ス                                                                               | 256 S                    | 128 S             | これらの構成<br>の詳細につい<br>ては、『NI デ                                                     |
|                 | バーストシーケン<br>ス                                                                               | 1,024 S                  | 512 S             | ジタル波形発<br>生器 / アナラ                                                               |
|                 |                                                                                             | ブロックサイズは、8<br>なります(DDRモー | ビットのデータ幅が<br>·ド)。 | イザヘルプ』<br>の「一般的な<br>スクリプトの<br>使用」を参照<br>してください。                                  |
| 有限生成繰り<br>返し回数  | 1 ~ 16,777,216                                                                              |                          |                   | _                                                                                |
| 生成波形量           | 波形サイズは、4 S の整数倍である必要があります。 <b>メモ</b> : 波形量およびブロックサイズは、8 ビットのデータ幅が使用されると 2 倍になります (DDR モード)。 |                          |                   | 波形のサイズ<br>に関係なく、<br>NI-HSDIO は波<br>形を物理メモ<br>リの 64 S ブ<br>ロックサイズ<br>に割り当てま<br>す。 |
| 集録最小レ<br>コードサイズ | 18                                                                                          |                          |                   | 波形サイズに<br>関係なく、<br>NI-HSDIO は最<br>低 128 バイト<br>をレコードに<br>割り当てます。                 |
| 集録レコード<br>量     | 1 S                                                                                         |                          |                   | _                                                                                |
| 最大集録レ<br>コード数   | 2,147,483,647                                                                               |                          |                   | 最大値は、デ<br>バイスズもよ<br>リサイアとして<br>クリプアン<br>クリフでメートに<br>よったよって<br>ります。               |

| 仕様                     | 値        | コメント |
|------------------------|----------|------|
| 基準前のトリ<br>ガサンプル集<br>録数 | 0~最大レコード | _    |
| 基準後のトリ<br>ガサンプル集<br>録数 | 0~最大レコード | _    |

# トリガ(NI 656x への入力)

| 仕様     | 値                                                                                                                                                                                                                                                                                          | コメント |
|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| トリガタイプ | <ol> <li>開始トリガ</li> <li>一時停止トリガ</li> <li>スクリプトトリガ &lt;03&gt; (生成セッションのみ)</li> <li>基準トリガ (集録セッションのみ)</li> <li>アドバンストリガ (集録セッションのみ)</li> </ol>                                                                                                                                               | _    |
| ソース    | <ol> <li>PFI 0 (SMB ジャックコネクタ)</li> <li>PFI &lt; 13&gt; (DDC コネクタ)</li> <li>PXI_TRIG&lt;07&gt; (PXI バックプレーン—PXI のみ) / RTSI&lt;07&gt; (RTSI バス—PCI のみ)</li> <li>PXI_STAR (PXI バックプレーン—PXI のみ)</li> <li>パターンマッチ (集録セッションのみ)</li> <li>ソフトウェア (ユーザによる関数呼び出し)</li> <li>無効 (トリガを待機しない)</li> </ol> | _    |
| トリガ検出  | <ol> <li>開始トリガ (エッジ検出:立ち上がりまたは立ち下がり)</li> <li>一時停止トリガ (レベル検出: HIGH もしくは LOW)</li> <li>スクリプトトリガ &lt;03&gt; (エッジ検出:立ち上がりまたは立ち下がり、レベル検出: HIGH もしくは LOW)</li> <li>基準トリガ (エッジ検出:立ち上がりまたは立ち下がり)</li> <li>アドバンストリガ (エッジ検出:立ち上がりまたは立ち下がり)</li> </ol>                                               |      |

| 仕様                              |                                                                                                           | Î                  | Ė                                                   |                                                                              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | コメント                                                     |
|---------------------------------|-----------------------------------------------------------------------------------------------------------|--------------------|-----------------------------------------------------|------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------|
| 必要最小トリ                          | 生成トリガ                                                                                                     |                    |                                                     | 集録トリガ                                                                        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                          |
| ガパルス幅                           | 30 ns                                                                                                     |                    | およた STROBE<br>場よたすり<br>場よたすりまた<br>30 ns また<br>+ セット | ガーア要にリー要でたアかりました。 いか 期はドあ、パクナンがは、ッ大まのす カーカー カーカー カーカー カーカー カーカー カーカー カーカー カー | 件がツ件非は割ドをのプを同い期」                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 1                                                        |
| トリガリアー<br>ム時間                   | 開始~基準トリガ                                                                                                  |                    | ドバンス<br>リガ                                          | 基準~基準ト                                                                       | リガ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                                                          |
|                                 | 85 S(標準)、<br>96 S(最大)                                                                                     | 220 S(標<br>230 S(最 | . , , .                                             | 210 S(標準)、<br>230 S(最大)                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                          |
| 出力先                             | 1. PFI 0(SMB ジャックコネクタ) 2. PFI <13>(DDC コネクタ) 3. PXI_TRIG<06>(PXI バックプレーン―PXI のみ)/RTSI<06>(RTSI バス―PCI のみ) |                    |                                                     |                                                                              | 各一ガの続一ガシスまト停外出の続きない。というがは、カーガのには、カーガンのでは、カーガンでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンのでは、カーガンので |                                                          |
| 一時停止トリ                          | 生成セッショ                                                                                                    | ン                  | 集                                                   | 録セッション                                                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 生成中にデー                                                   |
| ガから一時停止状態までの<br>遅延              | 31 サンプルクロック<br>90 ns                                                                                      | <sup>7</sup> 周期 +  | データに                                                | 同期                                                                           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | タアクティ<br>イベンで、<br>用 056x が一<br>時停止状態に<br>入るタイミン<br>グを決定。 |
| トリガからデ<br>ジタルデータ<br>出力までの遅<br>延 | 34 サンプルクロック                                                                                               | 7周期 + 85           | ns                                                  |                                                                              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | _                                                        |

## イベント (NI 656x から生成)

| 仕様           | 値                                                                                                                                                                       | コメント                                                                                                                                     |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------|
| イベントタイプ      | <ol> <li>マーカ &lt;03&gt; (生成セッションのみ)</li> <li>データアクティブイベント (生成セッションのみ)</li> <li>開始準備完了イベント</li> <li>アドバンス準備完了イベント (集録セッションのみ)</li> <li>レコード完了イベント (集録セッションのみ)</li> </ol> | _                                                                                                                                        |
| 出力先          | <ol> <li>PFI 0 (SMB ジャックコネクタ)</li> <li>PFI &lt; 13&gt; (DDC コネクタ)</li> <li>PXI_TRIG&lt;06&gt; (PXI バックプレーン―PXI のみ) / RTSI&lt;06&gt; (RTSI バス―PCI のみ)</li> </ol>         | 各デテトの続デテトン<br>ベタブ外力能タブ、ハイタブ外力能タブ、ハイリー<br>トクベベにすクブ、ルの<br>は、ンて接。<br>フィリの<br>は、ンで接。<br>フィー<br>アイドリの<br>でアイドリの<br>でが、<br>アイドリので<br>での<br>です。 |
| マーカ時間分解能(配置) | マーカは、4Sの整数倍で配置される必要あり。                                                                                                                                                  | マーカ時間分<br>解能は、<br>8 ビットデー<br>夕幅で 2 倍<br>(DDR モー<br>ド)。                                                                                   |

#### その他

| 仕様            | 値                                       | コメント |  |  |
|---------------|-----------------------------------------|------|--|--|
| ウォームアッ<br>プ時間 | 15 分                                    | _    |  |  |
| オンボードクロ       | オンボードクロックの特性(PLL 基準ソースがなしに設定されている場合に有効) |      |  |  |
| 周波数確度         | ±100 ppm                                | 標準。  |  |  |
| 温度安定性         | ±30 ppm                                 | 標準。  |  |  |
| 経年変化          | ±5 ppm(1 年目)                            | 標準。  |  |  |

#### 雷源

|          | 値      |        |                 |
|----------|--------|--------|-----------------|
| 仕様       | PXI    | PCI    | コメント            |
| +3.3 VDC | 1.8 A  | 1.7 A  | すべての値は          |
| +5 VDC   | 1.0 A  | 1.1 A  | 各最大電力を<br>示します。 |
| +12 VDC  | 0.4 A  | 0.4 A  |                 |
| -12 VDC  | 0.05 A | 0.05 A |                 |
| 合計電力     | 16.4 W | 16.5 W |                 |

## ソフトウェア

| 仕様                     | 値                                                                                                                                                             | コメント |
|------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| ドライバソフ<br>トウェア         | NI-HSDIO ドライバソフトウェア 1.3 以降。NI-HSDIO は、NI 656x の構成および制御を可能にします。NI-HSDIO は、さまざまな開発環境のアプリケーションインタフェースを提供します。NI-HSDIO は、IVI アプリケーションプログラミングインタフェース(API)指針に従っています。 | _    |
| アプリケー<br>ションソフト<br>ウェア | NI-HSDIO は、以下のアプリケーション開発環境のプログラミングインタフェースを提供します。  • National Instruments LabVIEW 7.0 以降  • National Instruments LabWindows™/CVI™ 6.0 以降                       | _    |
|                        | • Microsoft Visual C/C++ 6.0 以降                                                                                                                               |      |
| テストパネル                 | NI Measurement & Automation Explorer (MAX) は、<br>NI 656x に基本的な集録および生成機能を持つテストパネル<br>を提供します。MAX は、NI-HSDIO のドライバ CD に含まれ<br>ています。                              | _    |

#### 環境



メモ

NI 656x が効果的に冷却することを確認するには、NI 656x に含まれる『強制空冷の維持について』の指針に従ってください。NI 656x は、室内使用を意図して設計されています。

| £1.4#        | ) the                                                                                                | - 43.L |
|--------------|------------------------------------------------------------------------------------------------------|--------|
| 仕様           | <b>@</b>                                                                                             | コメント   |
| 動作温度         | <b>PXI</b> : 以下を除くすべての NI PXI シャーシで 0 ~ +55 ℃。                                                       | _      |
|              | NI PXI-1000/B および NI PXI-101x シャーシ (IEC 60068-2-1 および IEC 60068-2-2 に適合) に取り付けられた場合は、0~+45℃。         |        |
|              | <b>PCI</b> : 0 ~ +45 ℃                                                                               |        |
| 保管温度         | -20 ~ 70 °C                                                                                          | _      |
| 動作時の相対<br>湿度 | 10 ~ 90% 相対湿度、結露なきこと(IEC 60068-2-56 に適合)                                                             |        |
| 保管時の相対<br>湿度 | 5~95% 相対湿度、結露なきこと(IEC 60068-2-56 に適合)                                                                |        |
| 動作衝撃         | 30 g(半正弦波)、11 ms パルス(IEC 60068-2-27 に適合、<br>MIL-PRF-28800F に準拠してテストプロファイルを確立)                        |        |
| 保管時衝擊        | 50 g(半正弦波)、11 ms パルス(IEC 60068-2-27 に適合、<br>MIL-PRF-28800F に準拠してテストプロファイルを確立)                        |        |
| 動作振動         | 5 Hz ~ 500 Hz、0.31 g <sub>rms</sub> (IEC 60068-2-64 に適合)                                             | _      |
| 保管時振動        | 5 Hz ~ 500 Hz、2.46 g <sub>rms</sub> (IEC 60068-2-64 に適合、テスト<br>プロファイルは MIL-PRF-28800F、Class 3 の要件以上) | _      |
| 最大使用高度       | 海抜 0 ~ 2,000 m(周囲温度 25 ℃時)                                                                           |        |
| 汚染度          | 2                                                                                                    | _      |

#### 安全性、電磁両立性、CE 適合

| 仕様                                                     | 値                                                   | コメント                                                                    |  |  |
|--------------------------------------------------------|-----------------------------------------------------|-------------------------------------------------------------------------|--|--|
| 安全性                                                    |                                                     | UL および他の<br>安全保証につ<br>いては、製品<br>のラベルまた<br>は ni.com/jp<br>を参照してく<br>ださい。 |  |  |
| エミッション<br>(不要輻射)                                       | EN 55011 Class A(10 m 時)、<br>FCC Part 15A(1 GHz 以上) | _                                                                       |  |  |
| イミュニティ<br>(電磁環境耐<br>性)                                 | EN 61326:1997 + A2:2001、Table 1                     | _                                                                       |  |  |
| EMC/EMI                                                | CE、C-Tick、FCC Part 15 (Class A) 適合                  | _                                                                       |  |  |
| この製品は、以下のように、CEマーク改正に基づいて、該当するEC理事会指令による基本的要件に適合しています。 |                                                     |                                                                         |  |  |
| 低電圧指令<br>(安全性)                                         | 73/23/EEC                                           | _                                                                       |  |  |
| 電磁両立性指<br>令(EMC)                                       | 89/336/EEC                                          | _                                                                       |  |  |

EMC に適合させるには、このデバイスをシールドケーブルと併用してください。また、フィラーパネルを取り付ける必要があります。本製品の上記以外の適合指令に関する情報については、適合宣言 (DoC: Declaration of Conformity) をご覧ください。この製品の適合宣言を入手するには、ni.com/certification (英語) にアクセスして型番または製品ラインで検索し、保証の欄の該当するリンクをクリックしてください。

#### 物理特性

| 仕様                                                                                                                                                                                                                                                     | 値                                                                                                                |                     | コメント |  |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|---------------------|------|--|--|
| 外形寸法                                                                                                                                                                                                                                                   | <b>PXI</b> : 3U、1 スロット、PXI/cPCIモジュール、21.6×2.0×13.0 cm (8.5×0.8×5.1 in) <b>PCI</b> : 12.6×35.5 cm (4.96×13.9 in.) |                     | _    |  |  |
| 重量                                                                                                                                                                                                                                                     | <b>PXI</b> : 340 g (12 oz) <b>PCI</b> : 410 g (14.5 oz)                                                          |                     | _    |  |  |
| フロントパネルコネクタ                                                                                                                                                                                                                                            |                                                                                                                  |                     |      |  |  |
| ラベル                                                                                                                                                                                                                                                    | 機能                                                                                                               | コネクタタイプ             | _    |  |  |
| CLK IN                                                                                                                                                                                                                                                 | 外部サンプルクロック、<br>外部 PLL 基準入力                                                                                       | SMB ジャックコネクタ        | _    |  |  |
| PFI 0                                                                                                                                                                                                                                                  | イベント、トリガ                                                                                                         | SMB ジャックコネクタ        | _    |  |  |
| CLK OUT                                                                                                                                                                                                                                                | エクスポートしたサンプルク<br>ロック、エクスポートした基<br>準クロック                                                                          | SMB ジャックコネクタ        | _    |  |  |
| DIGITAL DATA<br>& CONTROL                                                                                                                                                                                                                              | デジタルデータチャンネル、<br>エクスポートしたサンプルク<br>ロック、STROBE、イベント、<br>トリガ                                                        | 12X InfiniBand コネクタ | _    |  |  |
| メモ: NI SHB12X-B12X LVDS ケーブル(192344-01)は、パススルーケーブルです。カスタム装置を設計する場合は、ケーブルのピン配列が NI 656x の逆になっていることに注意してください。たとえば、NI 656x はピン 14 で DIO 0 を生成します。この信号は、ケーブル端でピン 60 に接続されます。詳細については、『NI デジタル波形発生器 / アナライザスタートアップガイド』または『NI デジタル波形発生器 / アナライザヘルプ』を参照してください。 |                                                                                                                  |                     |      |  |  |